AN 746: インテル® Arria® 10デバイス向けSDI IIトリプルレート・リファレンス・デザイン

ID 683012
日付 12/31/2019
Public
ドキュメント目次

1.4. デザインのコンパイルとFPGAのコンフィグレーション

デザインのコンパイルは、FPGAをコンフィグレーションする前に行う必要があります。デザインは揮発性であるため、ボードの電源を入れるたびにデザインをリロードする必要があります。

次の手順に従って、デザインをコンパイルし、Arria 10 デバイスのコンフィグレーションを行います。

  1. インテル® Arria® 10デバイスをターゲットとするリファレンス・デザインをテストするには、リファレンス・デザイン・ファイルをローカル・プロジェクト・ディレクトリーにダウンロードします。
    • 外部VCXOを備えたトリプルレートSDI IIリファレンス・デザイン: sdi_tr_a10_es3_vcxo_an746.par
    • トリプルレートSDI II VCXO除去リファレンス・デザイン:sdi_tr_a10_es3_vcxoless_an746.par
  2. インテル® Quartus® Prime開発ソフトウェアを起動します。
  3. FileメニューでNew Project Wizardをクリックします。
  4. New Project WizardページでDesign Template Installationを開きます。インストールするデザイン・テンプレートを選択します。Next、Finishの順にクリックします。
  5. ProcessingメニューでStart Compilationをクリックします。
  6. FPGAコンフィグレーションを開始する前に確認する点は、 インテル® Quartus® Prime Programmerと インテル® FPGAダウンロード・ケーブルIIドライバーがホスト・コンピューターにインストールされていること、ボードに電力が供給されていること、JTAGチェーンを使用する他のアプリケーションがないことです。
  7. USBケーブルをボードに接続します。
  8. ToolsメニューのProgrammerをクリックします。
  9. Auto DetectをクリックしてJTAGチェーン内のデバイスを表示し、デバイスを選択します。
  10. Change Fileを右クリックして選択します。次に、プロジェクト・ディレクトリーから適切な .sof ファイルを選択し、Openをクリックします。
    • 外部VCXOを備えたトリプルレートSDI IIリファレンス・デザイン: sdi_tr_a10_vcxo.sof
    • トリプルレートSDI II VCXO除去リファレンス・デザイン: sdi_tr_a10_vcxoless.sof
  11. Program/Configureオプションで .sof ファイルをオンにします。
  12. Startをクリックして .sof ファイルをFPGAにダウンロードします。コンフィグレーションは、プログレスバーが100%に達すると完了です。