インテルのみ表示可能 — GUID: nfa1433330806762
Ixiasoft
1.4. デザインのコンパイルとFPGAのコンフィグレーション
デザインのコンパイルは、FPGAをコンフィグレーションする前に行う必要があります。デザインは揮発性であるため、ボードの電源を入れるたびにデザインをリロードする必要があります。
次の手順に従って、デザインをコンパイルし、Arria 10 デバイスのコンフィグレーションを行います。
- インテル® Arria® 10デバイスをターゲットとするリファレンス・デザインをテストするには、リファレンス・デザイン・ファイルをローカル・プロジェクト・ディレクトリーにダウンロードします。
- 外部VCXOを備えたトリプルレートSDI IIリファレンス・デザイン: sdi_tr_a10_es3_vcxo_an746.par
- トリプルレートSDI II VCXO除去リファレンス・デザイン:sdi_tr_a10_es3_vcxoless_an746.par
- インテル® Quartus® Prime開発ソフトウェアを起動します。
- FileメニューでNew Project Wizardをクリックします。
- New Project WizardページでDesign Template Installationを開きます。インストールするデザイン・テンプレートを選択します。Next、Finishの順にクリックします。
- ProcessingメニューでStart Compilationをクリックします。
- FPGAコンフィグレーションを開始する前に確認する点は、 インテル® Quartus® Prime Programmerと インテル® FPGAダウンロード・ケーブルIIドライバーがホスト・コンピューターにインストールされていること、ボードに電力が供給されていること、JTAGチェーンを使用する他のアプリケーションがないことです。
- USBケーブルをボードに接続します。
- ToolsメニューのProgrammerをクリックします。
- Auto DetectをクリックしてJTAGチェーン内のデバイスを表示し、デバイスを選択します。
- Change Fileを右クリックして選択します。次に、プロジェクト・ディレクトリーから適切な .sof ファイルを選択し、Openをクリックします。
- 外部VCXOを備えたトリプルレートSDI IIリファレンス・デザイン: sdi_tr_a10_vcxo.sof
- トリプルレートSDI II VCXO除去リファレンス・デザイン: sdi_tr_a10_vcxoless.sof
- Program/Configureオプションで .sof ファイルをオンにします。
- Startをクリックして .sof ファイルをFPGAにダウンロードします。コンフィグレーションは、プログレスバーが100%に達すると完了です。