インテル® FPGA Power and Thermal Calculator ユーザーガイド

ID 683445
日付 3/31/2023
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

4.10.1. インテル Power and Thermal Calculator での E タイルチャネルの PLL 消費電力の見積もり

インテル® Stratix® 10 デバイスにおける E タイルチャネルの PLL 消費電力を見積もることができます。その場合は、 インテル® FPGA Power and Thermal Calculator (PTC) の Transceiver ページに、Transmitter-Only 行を追加します。

次の 3 つの例では、E タイルチャネルのさまざまな PLL 要件に対応する インテル® FPGA PTC のコンフィグレーションを示しています。

表 21.  E タイルチャネルの PLL コンフィグレーション (リファレンス・クロック = 200MHz、pll_clkout1 = 800MHz、pll_clkout2 = 400MHz)
Operation Mode Data Rate Digital/Analog Width Power Mode FEC EHIP Modulation Digital Freq # Refclks Refclk Freq VOD
Transmitter Only 12800 16 Normal Power Bypass Bypass NRZ 0 1 200 0
表 22.  E タイルチャネルの PLL コンフィグレーション (リファレンス・クロック = 125MHz、pll_clkout1 = 500MHz、pll_clkout2 = 250MHz)
Operation Mode Data Rate Digital/Analog Width Power Mode FEC EHIP Modulation Digital Freq # Refclks Refclk Freq VOD
Transmitter Only 8000 16 Normal Power Bypass Bypass NRZ 0 1 125 0
表 23.  E タイルチャネルの PLL コンフィグレーション (リファレンス・クロック = 307MHz、pll_clkout1 = 491MHz、pll_clkout2 = 245MHz)
Operation Mode Data Rate Digital/Analog Width Power Mode FEC EHIP Modulation Digital Freq # Refclks Refclk Freq VOD
Transmitter Only 19660.8 40 Normal Power Bypass Bypass NRZ 0 1 307 0

あるいは、 インテル® Quartus® Prime プロジェクトで E-Tile Transceiver-native PHY IP を PLL モードでインスタンス化してプロジェクトをコンパイルし、 インテル® FPGA PTC でコンフィグレーションを確認することも可能です。