このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. インテル® FPGA Power and Thermal Calculator の概要
2. インテル® FPGA Power and Thermal Calculator での消費電力の見積もり
3. インテル® FPGA Power and Thermal Calculator のグラフィカル・ユーザー・インターフェイス
4. インテル® FPGA Power and Thermal Calculator のページ
5. インテル® FPGA PTC の精度に影響する要素
6. インテル® FPGA Power and Thermal Calculator ユーザーガイドのアーカイブ
7. インテル® FPGA Power and Thermal Calculator ユーザーガイド改訂履歴
A. 静的消費電力の測定
4.1. インテル® FPGA PTC - Power Summary/Navigation
4.2. インテル® FPGA PTC - 共通のページ要素
4.3. インテル® FPGA PTC - Main ページ
4.4. インテル® FPGA PTC - Logic ページ
4.5. インテル® FPGA PTC - RAM ページ
4.6. インテル® FPGA PTC - DSP ページ
4.7. インテル® FPGA PTC - Clock ページ
4.8. インテル® FPGA PTC - PLL ページ
4.9. インテル® FPGA PTC - I/O ページ
4.10. インテル® FPGA PTC - Transceiver ページ
4.11. インテル® FPGA PTC - HPS ページ
4.12. インテル® FPGA PTC - Crypto ページ
4.13. インテル FPGA PTC - NOC ページ
4.14. インテル® FPGA PTC - HBM ページ
4.15. インテル® FPGA PTC - Thermal ページ
4.16. インテル® FPGA PTC - Report ページ
4.13. インテル FPGA PTC - NOC ページ
インテル® FPGA Power and Thermal Calculator (PTC) の NOC ページには、ネットワークオンチップ IP に関連する電力の情報が示されます。
NOC ページへのパラメーター入力を有効にするには、まず、Main ページまたはDevice Selection で NOC をサポートするデバイスを選択します。
注: すべての Intel Agilex® 7 デバイスに NOC IP があるわけではありません。現在選択しているデバイスに NOC IP がない場合は、パラメーターの入力を行うことができません。
図 40. インテル® FPGA PTC の NOC ページ
| 列の見出し | 詳細 | |
|---|---|---|
| Entity Name | デザインの各エンティティーの名前を指定します。この入力はオプションです。 | |
| Full Hierarchy Name | このエントリーに関連する階層パスを指定します。この入力はオプションです。階層レベルを入力する際は、パイプ文字 (|) で階層レベルを表します。 | |
| Block Type | ブロックのタイプが Target か Initiator かを指定します。 | |
| NoC Location | ブロックがデバイスの上部に配置されるか下部に配置されるかを指定します。 | |
| # of Instances | この要素のインスタンス数を指定します。単一の NoC Initiator Intel FPGA IP には複数のイニシエーター・インターフェイスが含まれる場合があります。同様に、High Bandwidth Memory (HBM2E) Interface FPGA IP などのターゲットメモリー IP には、複数のターゲット・インターフェイスが含まれる場合があります。このページには、High Bandwidth Memory (HMB2E) Interface FPGA IP などの、IP の NoC ターゲットの電力使用量のみが反映されます。この IP の残りの消費電力は、PTC 内の別のページ (HBM ページなど) に表示されます。 | |
| Memory Interface | Type | ターゲット要素のみが対象になります。Type 列で、HBM2e メモリーの場合は HBM、GPIO-B ブロックで実装される外部メモリー・インターフェイスの場合は DDR を選択します。Clock Freq. (MHz) 列には、ターゲット・インターフェイスのクロック周波数を入力します。 |
| Clock Freq. (MHz) | ||
| Initiator Clock Freq. (MHz) | イニシエーター要素のみが対象になります。イニシエーターのユーザー・インターフェイスが動作するクロック周波数を入力します。異なるイニシエーターが異なる周波数で動作する場合は、それらを別の行で指定する必要があります。 | |
| Read | Bandwidth per Instance (GBps) | イニシエーター要素とターゲット要素の両方が対象になります。Bandwidth per Instance (GBps) で、読み出しおよび書き込みの帯域幅を指定します。帯域幅の要件が異なるイニシエーター要素またはターゲット要素は、別の行で指定する必要があります。Utilization (%) には、各イニシエーターまたはターゲットの帯域幅使用率が表示されます。読み出しの帯域幅使用率と書き込みの帯域幅使用率の合計が 100% を超えると、警告が生成されます。 |
| Utilization (%) | ||
| Write | Bandwidth per Instance (GBps) | |
| Utilization (%) | ||
| Power (W) | その行で指定されているイニシエーターまたはターゲットの総消費電力を報告します。 | |
| User Comments | 任意のコメントを入力します。この入力はオプションです。 | |
NOC についての詳細は、 Intel Agilex® 7 M-Series FPGA Network-on-Chip (NoC) User Guide を参照してください。