アルテラGPIO IP コアのユーザーガイド

ID 683136
日付 5/08/2017
Public
ドキュメント目次

入力パス

パッドは入力バッファーにデータを送信し、入力バッファーは遅延エレメントにデータを送ります。データが遅延エレメントの出力に送られた後、プログラマブル・バイパス・マルチプレクサーは、使用する機能とパスを選択します。 各 入力パスには、フルレートとハーフレートの2 つのDDIO ステージが含まれています。
図 2. シングルエンドGPIO 入力パスの簡略図


  1. パッドはデータを受信します。
  2. DDIO IN (1) はCLK_FR の立ち上がりエッジと立ち下がりエッジでデータをキャプチャーし、以下の波形図の信号 (A) と (B) のデータをシングル・データレートで送信します。
  3. DDIO IN (2) とDDIO IN (3) はデータレートを半分にします。
  4. DATAOUT[3:0]は、データをハーフレート・バスとして提示します。
図 3. ハーフレート変換を使用したDDIO モードの入力パス波形

以下の図では、データは、ダブル・データレートのフルレートクロックからシングル・データレートのハーフレート・クロックに移行します。データレートは4 で分周され、バスのサイズは同じ比率で増加します。アルテラGPIO IP コアを介した全体のスループットは変わりません。

異なる信号間の実際のタイミング関係は、フルレートおよびハーフレートのクロック向けに選択した特定のデザイン、遅延、および位相に応じて異なる場合があります。



注: アルテラGPIO IP コアは、入力パスのダイナミック・キャリブレーションをサポートしていません。入力パスのダイナミック・キャリブレーションを必要とするアプリケーションの場合、関連情報を参照してください。