インテルのみ表示可能 — GUID: sam1394084377518
Ixiasoft
3.1. ガイドライン:VCCIO範囲における検討事項
3.2. ガイドライン: 電圧リファレンスのI/O規格に関する制約
3.3. ガイドライン:LVTTL / LVCMOS入力バッファのクランプ・ダイオードを有効にする
3.4. ガイドライン: LVDSのI/O制約規則に対する準拠
3.5. ガイドライン:I/O制約のルール
3.6. ガイドライン:アナログ-デジタル・コンバータのI/O制約
3.7. ガイドライン: 外部メモリー・インターフェイスのI/Oに関する制約
3.8. ガイドライン:兼用コンフィグレーション・ピン
3.9. ガイドライン: MAX® 10 E144パッケージのクロックおよびデータ入力信号
インテルのみ表示可能 — GUID: sam1394084377518
Ixiasoft
2.4.3.2. MAX® 10 デバイスのRS OCT
I/O規格 | キャリブレーションされたOCT(出力) | キャリブレーションされていないOCT(出力) |
---|---|---|
RS (Ω) | RS (Ω) | |
3.0 V LVTTL/3.0V LVCMOS | 25、50 | 25、50 |
2.5 V LVTTL/2.5 V LVCMOS | 25、50 | 25、50 |
1.8 V LVTTL/1.8 V LVCMOS | 25、50 | 25、50 |
1.5 V LVCMOS | 25、50 | 25、50 |
1.2 V LVCMOS | 25、50 | 25、50 |
SSTL-2 Class I | 50 | 50 |
SSTL-2 Class II | 25 | 25 |
SSTL-18 Class I | 50 | 50 |
SSTL-18 Class II | 25 | 25 |
SSTL-15 Class I | 50 | 50 |
SSTL-15 Class II | 25 | 25 |
SSTL-15 | 34、40 | 34、40 |
SSTL-135 | 34、40 | 34、40 |
1.8 V HSTL Class I | 50 | 50 |
1.8 V HSTL Class II | 25 | 25 |
1.5 V HSTL Class I | 50 | 50 |
1.5 V HSTL Class II | 25 | 25 |
1.2 V HSTL Class I | 50 | 50 |
1.2 V HSTL Class II | 25 | 25 |
HSUL-12 | 34、40、48 | 34、40、48 |
差動SSTL-2 Class I | 50 | 50 |
差動SSTL-2 Class I | 25 | 25 |
差動SSTL-18 Class I | 50 | 50 |
差動SSTL-18 Class II | 25 | 25 |
差動SSTL-15 Class I | 50 | 50 |
差動SSTL-15 Class II | 25 | 25 |
差動SSTL-15 | 34、40 | 34、40 |
差動SSTL-135 | 34、40 | 34、40 |
差動1.8 V HSTL Class I | 50 | 50 |
差動1.8 V HSTL Class II | 25 | 25 |
差動1.5 V HSTL Class I | 50 | 50 |
差動1.5 V HSTL Class II | 25 | 25 |
差動1.2 V HSTL Class I | 50 | 50 |
差動1.2 V HSTL Class II | 25 | 25 |
差動HSUL-12 | 34、40、48 | 34、40、48 |