Arria 10 開発キット・コンジット・インターフェイス信号は、デザインを Arria 10 FPGA 開発キットに接続できるオプション信号です。 このインターフェイスは、コンポーネント GUI のConfiguration、Debug、および Extension Options タブでEnable Arria 10 FPGA Development Kit connectionを選択し、イネーブルします。devkit_status出力ポートは 、デバッグに役立つ信号を含みます。
表 2.
信号名 |
入力 / 出力 |
説明 |
devkit_status[255:0] |
出力 |
Devkit_status[255:0] バスは次の信号状態から構成されています。
- devkit_status[1:0]: current_speed
- devkit_status[2]: derr_cor_ext_rcv
- devkit_status[3]: derr_cor_ext_rpl
- devkit_status[4]: derr_err
- devkit_status[5]: rx_par_err
- devkit_status[7:6]: tx_par_err
- devkit_status[8]: cfg_par_err
- devkit_status[9]: dlup
- devkit_status[10]: dlup_exit
- devkit_status[11]: ev128ns
- devkit_status[12]: ev1us
- devkit_status[13]: hotrst_exit
- devkit_status[17:14]: int_status[3:0]
- devkit_status[18]: l2_exit
- devkit_status[22:19]: lane_act[3:0]
- devkit_status[27:23]: ltssmstate[4:0]
- devkit_status[35:28]: ko_cpl_spc_header[7:0]
- devkit_status[47:36]: ko_cpl_spc_data[11:0]
- devkit_status[48]: rxfc_cplbuf_ovf
- devkit_status[49]: reset_status
- devkit_status[255:50]: Reserved
|
devkit_ctrl[255:0] |
入力 |
devkit_ctrl[255:0]バスは次の信号状態から構成されています。オプションでこれらのピンをバイパス適合テストなどの PCI-SIG 準拠テスト用のオンボードスイッチに接続できます。
- devkit_ctrl[0]: test_in[0] is typically set to 1'b0
- devkit_ctrl[4:1]: test_in[4:1] is typically set to 4'b0100
- devkit_ctrl[6:5]: test_in[6:5] is typically set to 2'b01
- devkit_ctrl[31:7]: test_in[31:7] is typically set to 25'h3
- devkit_ctrl[63:32]: is typically set to 32'b0
- devkit_ctrl[255:64]: is typically set to 192'b0
|