インテル® Agilex™ 5 FPGA & SoCデバイスの概要

ID 762191
日付 1/10/2023
Public
ドキュメント目次
1. インテル® Agilex™ 5 FPGA & SoCの概要 2. インテル® Agilex™ 5 FPGA & SoCファミリープラン 3. 第2世代 インテル® Hyperflex™ コア・アーキテクチャー 4. インテル® Agilex™ 5 FPGA & SoCにおけるアダプティブ・ロジック・モジュール 5. インテル® Agilex™ 5 FPGA & SoCにおける内部エンベデッド・メモリー 6. インテル® Agilex™ 5 FPGA & SoCにおける可変精度DSP 7. インテル® Agilex™ 5 FPGA & SoCにおけるコア・クロック・ネットワーク 8. インテル® Agilex™ 5 FPGA & SoCにおける汎用I/O 9. インテル® Agilex™ 5 FPGA & SoCにおけるI/O PLL 10. インテル® Agilex™ 5 FPGA & SoCにおける外部メモリー・インターフェイス 11. インテル® Agilex™ 5 SoCにおけるハード・プロセッサー・システム 12. インテル® Agilex™ 5 FPGA & SoCにおけるFPGAトランシーバー 13. インテル® Agilex™ 5 FPGA & SoCにおける MIPI* プロトコルサポート 14. インテル® Agilex™ 5 FPGA & SoCのボール・エニウェア・パッケージ・デザイン 15. PCIe* を使用した インテル® Agilex™ 5 FPGA & SoC向けプロトコル経由コンフィグレーション 16. インテル® Agilex™ 5 FPGA & SoCにおけるデバイス・コンフィグレーションおよびSDM 17. インテル® Agilex™ 5 FPGA & SoCにおけるパーシャル・コンフィグレーションおよびダイナミック・コンフィグレーション 18. インテル® Agilex™ 5 FPGA & SoCにおけるデバイス・セキュリティー 19. インテル® Agilex™ 5 FPGA & SoCにおけるSEUエラー検出および訂正 20. インテル® Agilex™ 5 FPGA & SoCの消費電力管理 21. インテル® Agilex™ 5 FPGA & SoC向けの インテル® のソフトウェアおよびツール 22. インテル® Agilex™ 5 FPGA & SoCデバイスの概要の改訂履歴

12.2. インテル® Agilex™ 5 FPGAトランシーバーのPCS機能

インテル® Agilex™ 5 FPGA & SoCのPMAチャネルは、コンフィグレーション可能でバイパス可能なPCSインターフェイス層を介してコアロジックとインターフェイス接続します。

PCSに含まれている複数のギアボックス実装は、PMAとPCSのインターフェイス幅を切り離すためのものです。FPGAファブリック・インターフェイスに対するトランシーバー (オプションのFECまたはPCS を備えたPMA) は、8ビットから最大66ビットのオプションをサポートします。この機能により、幅広いアプリケーションを実装できます。

PCSハードIPは、幅広いデータレートとエンコード方式で、さまざまな標準および独自のプロトコルをサポートします。