このリファレンス・デザインは、512バイトの最大ペイロードサイズをサポートしています。次の表は、すべてのパラメーターの値の一覧です。
表 2. システムの設定
| パラメーター |
値 |
| レーン数 |
インテル® Stratix® 10 MX: 16 |
| レーンレート |
インテル® Stratix® 10 Gen3: 8 Gbps |
| Hard IPモード |
デフォルトでは、Hard IPモードの設定はGen3 x16です。また、250 MHzで実行するアプリケーション・レイヤーに対する512ビット・インターフェイスを備えています。 |
表 3. ベース・アドレス・レジスター (BAR) の設定
| パラメーター |
値 |
BARサイズ |
| BAR0 |
64ビットのプリフェッチ可能なメモリー |
DMA: 16ビット |
| BAR1 |
ディスエーブル |
|
| BAR2 |
64ビットのプリフェッチ可能なメモリー |
HBM2: 30ビット |
| BAR3 |
ディスエーブル |
|
| BAR4 |
64ビットのプリフェッチ可能なメモリー |
DDR4: 30ビット |
| BAR5 |
ディスエーブル |
|
表 4. デバイス識別レジスターの設定
| パラメーター |
値 |
| Vendor ID |
0x00001172 |
| Device ID |
0x0000E003 |
| Revision ID |
0x00000001 |
| Class Code |
0x00000000 |
| Subsystem Vendor ID |
0x00000000 |
| Subsystem Device ID |
0x00000000 |
表 5. PCI Express/PCI* の機能
| パラメーター |
値 |
| 最大ペイロードサイズ |
512バイト |
| 完了タイムアウト範囲 |
なし |
| 実装完了タイムアウト |
ディスエーブル |
表 6. エラー報告の設定
| パラメーター |
値 |
| 高度なエラーの報告 (AER) |
イネーブル |
| ECRCチェック |
ディスエーブル |
| ECRC生成 |
ディスエーブル |
表 7. リンクの設定
| パラメーター |
値 |
| リンクポート番号 |
1 |
| スロット・クロック・コンフィグレーション |
イネーブル |
表 8. メッセージシグナル割込み (MSI) およびMSI-Xの設定
| パラメーター |
値 |
| 要求されたMSIメッセージの数 |
4 |
| MSI-Xの実装 |
ディスエーブル |
| テーブルサイズ |
0 |
| テーブルオフセット |
0x0000000000000000 |
| テーブルBARインジケーター |
0 |
| ペンディング・ビット・アレイ (PBA) オフセット |
0x0000000000000000 |
| PBA BARインジケーター |
0 |
表 9. パワー・マネジメント
| パラメーター |
値 |
| エンドポイントL0sの受け入れ可能なレイテンシー |
最大64 ns |
| エンドポイントL1の受け入れ可能なレイテンシー |
最大1 us |
表 10. PCIeアドレス空間の設定
| パラメーター |
値 |
| アクセス可能なPCIeメモリースペースのアドレス幅 |
40 |
表 11. DDR4メモリー
| パラメーター |
値 |
| メモリー・フォーマット |
UDIM |