インテルのみ表示可能 — GUID: dpu1601450933522
Ixiasoft
1.1. エンベデッド・メモリー (RAM: 1-PORT、RAM: 2-PORT、RAM: 4-PORT、ROM: 1-PORT、ROM: 2-PORT) Intel® FPGA IP v20.2.0
1.2. エンベデッド・メモリー (RAM: 1-PORT、RAM: 2-PORT、RAM: 4-PORT、ROM: 1-PORT、ROM: 2-PORT) Intel® FPGA IP v20.1.0
1.3. エンベデッド・メモリー (RAM: 1-PORT、RAM: 2-PORT、RAM: 4-PORT、ROM: 1-PORT、ROM: 2-PORT) Intel® FPGA IP v20.0.0
1.4. エンベデッド・メモリー (RAM: 1-PORT、RAM: 2-PORT、RAM、4-PORT、ROM: 1-PORT、ROM: 2-PORT) Intel® FPGA IP v19.2.0
1.5. エンベデッド・メモリー (RAM: 1-PORT、RAM: 2-PORT、RAM: 4-PORT、ROM: 1-PORT、ROM: 2-PORT) Intel® FPGA IP v19.1
1.6. エンベデッド・メモリー (RAM: 1-PORT、RAM: 2-PORT、RAM: 4-PORT、ROM: 1-PORT、ROM: 2-PORT) Intel® FPGA IP v18.1
1.7. エンベデッド・メモリー (RAM: 1-PORT、RAM: 2-PORT、RAM: 4-PORT、ROM: 1-PORT、ROM: 2-PORT) Intel® FPGA IP v18.0
インテルのみ表示可能 — GUID: dpu1601450933522
Ixiasoft
1.2.2. RAM: 2-PORT Intel® FPGA IP v20.1.0
インテル® Quartus® Primeのバージョン | 説明 | 影響 |
---|---|---|
20.3 | インテル® Stratix® 10デバイスのシミュレーション・モデルに「X」伝播サポートを追加しました。 | — |
インテル® Quartus® Primeのバージョン | 説明 | 影響 |
---|---|---|
20.1 | インテル® Agilex™ デバイスの真のデュアルポートの低電力 (LP) オプションを無効にしました。 | インテル® Agilex™ デバイスの真のデュアルポートでLPモードを設定している場合は、IPのアップグレードを実行する必要があります。 |