Stratix® V 5SGSD3 FPGA

仕様

I/O 規格

パッケージの仕様

オーダーとコンプライアンス情報

オーダー & スペック情報

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29I2G

  • MM# 999XH4
  • スペックコード SRHE1
  • オーダーコード 5SGSMD3E1H29I2G
  • ステッピング A1
  • MDDS コンテンツ ID 698717

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C3G

  • MM# 999XH5
  • スペックコード SRHE2
  • オーダーコード 5SGSMD3E2H29C3G
  • ステッピング A1
  • MDDS コンテンツ ID 699130

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I3G

  • MM# 999XH6
  • スペックコード SRHE3
  • オーダーコード 5SGSMD3E2H29I3G
  • ステッピング A1
  • MDDS コンテンツ ID 695093

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C2G

  • MM# 999XHL
  • スペックコード SRHEE
  • オーダーコード 5SGSMD3E2H29C2G
  • ステッピング A1
  • MDDS コンテンツ ID 694037

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I2G

  • MM# 999XHN
  • スペックコード SRHEF
  • オーダーコード 5SGSMD3E2H29I2G
  • ステッピング A1
  • MDDS コンテンツ ID 699187

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C2G

  • MM# 999XHR
  • スペックコード SRHEG
  • オーダーコード 5SGSMD3E3H29C2G
  • ステッピング A1
  • MDDS コンテンツ ID 697841

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C2LG

  • MM# 999XHT
  • スペックコード SRHEH
  • オーダーコード 5SGSMD3H1F35C2LG
  • ステッピング A1
  • MDDS コンテンツ ID 725274

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35I3G

  • MM# 999XHV
  • スペックコード SRHEJ
  • オーダーコード 5SGSMD3H3F35I3G
  • ステッピング A1
  • MDDS コンテンツ ID 724878

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35I3LG

  • MM# 999XHW
  • スペックコード SRHEK
  • オーダーコード 5SGSMD3H3F35I3LG
  • ステッピング A1
  • MDDS コンテンツ ID 725774

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35I4G

  • MM# 999XHX
  • スペックコード SRHEL
  • オーダーコード 5SGSMD3H3F35I4G
  • ステッピング A1
  • MDDS コンテンツ ID 725315

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29I3G

  • MM# 999XJD
  • スペックコード SRHEY
  • オーダーコード 5SGSMD3E3H29I3G
  • ステッピング A1
  • MDDS コンテンツ ID 699843

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C1G

  • MM# 999XJF
  • スペックコード SRHEZ
  • オーダーコード 5SGSMD3H1F35C1G
  • ステッピング A1
  • MDDS コンテンツ ID 725790

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C2G

  • MM# 999XJG
  • スペックコード SRHF0
  • オーダーコード 5SGSMD3H1F35C2G
  • ステッピング A1
  • MDDS コンテンツ ID 726323

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C1G

  • MM# 999XJH
  • スペックコード SRHF1
  • オーダーコード 5SGSMD3H2F35C1G
  • ステッピング A1
  • MDDS コンテンツ ID 725819

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I3G

  • MM# 999XJJ
  • スペックコード SRHF2
  • オーダーコード 5SGSMD3H2F35I3G
  • ステッピング A1
  • MDDS コンテンツ ID 726190

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29C1G

  • MM# 999XJR
  • スペックコード SRHF7
  • オーダーコード 5SGSMD3E1H29C1G
  • ステッピング A1
  • MDDS コンテンツ ID 697086

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C3G

  • MM# 999XJX
  • スペックコード SRHFB
  • オーダーコード 5SGSMD3E3H29C3G
  • ステッピング A1
  • MDDS コンテンツ ID 694679

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29I4G

  • MM# 999XK0
  • スペックコード SRHFD
  • オーダーコード 5SGSMD3E3H29I4G
  • ステッピング A1
  • MDDS コンテンツ ID 699684

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29C2G

  • MM# 999XK1
  • スペックコード SRHFE
  • オーダーコード 5SGSMD3E1H29C2G
  • ステッピング A1
  • MDDS コンテンツ ID 694668

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C1G

  • MM# 999XK3
  • スペックコード SRHFF
  • オーダーコード 5SGSMD3E2H29C1G
  • ステッピング A1
  • MDDS コンテンツ ID 695144

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C4G

  • MM# 999XK5
  • スペックコード SRHFH
  • オーダーコード 5SGSMD3E3H29C4G
  • ステッピング A1
  • MDDS コンテンツ ID 700467

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C2LG

  • MM# 999XK6
  • スペックコード SRHFJ
  • オーダーコード 5SGSMD3H2F35C2LG
  • ステッピング A1
  • MDDS コンテンツ ID 724848

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C3G

  • MM# 999XKK
  • スペックコード SRHFU
  • オーダーコード 5SGSMD3H2F35C3G
  • ステッピング A1
  • MDDS コンテンツ ID 724866

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I2G

  • MM# 999XKL
  • スペックコード SRHFV
  • オーダーコード 5SGSMD3H2F35I2G
  • ステッピング A1
  • MDDS コンテンツ ID 724925

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I3LG

  • MM# 999XKM
  • スペックコード SRHFW
  • オーダーコード 5SGSMD3H2F35I3LG
  • ステッピング A1
  • MDDS コンテンツ ID 726238

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C2G

  • MM# 999XKN
  • スペックコード SRHFX
  • オーダーコード 5SGSMD3H3F35C2G
  • ステッピング A1
  • MDDS コンテンツ ID 726074

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35I2G

  • MM# 999XKZ
  • スペックコード SRHG3
  • オーダーコード 5SGSMD3H1F35I2G
  • ステッピング A1
  • MDDS コンテンツ ID 725358

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C2G

  • MM# 999XL0
  • スペックコード SRHG4
  • オーダーコード 5SGSMD3H2F35C2G
  • ステッピング A1
  • MDDS コンテンツ ID 725489

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I2LG

  • MM# 999XL1
  • スペックコード SRHG5
  • オーダーコード 5SGSMD3H2F35I2LG
  • ステッピング A1
  • MDDS コンテンツ ID 725348

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C2LG

  • MM# 999XL2
  • スペックコード SRHG6
  • オーダーコード 5SGSMD3H3F35C2LG
  • ステッピング A1
  • MDDS コンテンツ ID 725672

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C3G

  • MM# 999XL3
  • スペックコード SRHG7
  • オーダーコード 5SGSMD3H3F35C3G
  • ステッピング A1
  • MDDS コンテンツ ID 725877

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C4G

  • MM# 999XL4
  • スペックコード SRHG8
  • オーダーコード 5SGSMD3H3F35C4G
  • ステッピング A1
  • MDDS コンテンツ ID 726281

製造・販売終了

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29C2N

  • MM# 969565
  • スペックコード SR80F
  • オーダーコード 5SGSMD3E1H29C2N
  • ステッピング A1
  • MDDS コンテンツ ID 700496

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C2LN

  • MM# 969566
  • スペックコード SR80G
  • オーダーコード 5SGSMD3E2H29C2LN
  • ステッピング A1
  • MDDS コンテンツ ID 696601

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I2LN

  • MM# 969567
  • スペックコード SR80H
  • オーダーコード 5SGSMD3E2H29I2LN
  • ステッピング A1
  • MDDS コンテンツ ID 692336

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I3N

  • MM# 969568
  • スペックコード SR80J
  • オーダーコード 5SGSMD3E2H29I3N
  • ステッピング A1
  • MDDS コンテンツ ID 701664

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C3N

  • MM# 969570
  • スペックコード SR80L
  • オーダーコード 5SGSMD3E3H29C3N
  • ステッピング A1
  • MDDS コンテンツ ID 697426

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29I4N

  • MM# 969572
  • スペックコード SR80N
  • オーダーコード 5SGSMD3E3H29I4N
  • ステッピング A1
  • MDDS コンテンツ ID 695544

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I2N

  • MM# 969574
  • スペックコード SR80Q
  • オーダーコード 5SGSMD3H2F35I2N
  • ステッピング A1
  • MDDS コンテンツ ID 694700744855

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C3N

  • MM# 969575
  • スペックコード SR80R
  • オーダーコード 5SGSMD3H3F35C3N
  • ステッピング A1
  • MDDS コンテンツ ID 701705

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29C2L

  • MM# 969784
  • スペックコード SR86W
  • オーダーコード 5SGSMD3E1H29C2L
  • ステッピング A1
  • MDDS コンテンツ ID 697033

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C2N

  • MM# 969787
  • スペックコード SR86Z
  • オーダーコード 5SGSMD3H1F35C2N
  • ステッピング A1
  • MDDS コンテンツ ID 700675

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C2N

  • MM# 969789
  • スペックコード SR871
  • オーダーコード 5SGSMD3H3F35C2N
  • ステッピング A1
  • MDDS コンテンツ ID 700605

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C2L

  • MM# 970675
  • スペックコード SR8WN
  • オーダーコード 5SGSMD3E2H29C2L
  • ステッピング A1
  • MDDS コンテンツ ID 694268

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I3LN

  • MM# 970678
  • スペックコード SR8WR
  • オーダーコード 5SGSMD3E2H29I3LN
  • ステッピング A1
  • MDDS コンテンツ ID 695228

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C2L

  • MM# 970679
  • スペックコード SR8WS
  • オーダーコード 5SGSMD3E3H29C2L
  • ステッピング A1
  • MDDS コンテンツ ID 693409

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C2LN

  • MM# 970680
  • スペックコード SR8WT
  • オーダーコード 5SGSMD3E3H29C2LN
  • ステッピング A1
  • MDDS コンテンツ ID 697296

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35I2N

  • MM# 970682
  • スペックコード SR8WV
  • オーダーコード 5SGSMD3H1F35I2N
  • ステッピング A1
  • MDDS コンテンツ ID 702516

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C3N

  • MM# 970683
  • スペックコード SR8WW
  • オーダーコード 5SGSMD3H2F35C3N
  • ステッピング A1
  • MDDS コンテンツ ID 699854

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C4N

  • MM# 970684
  • スペックコード SR8WX
  • オーダーコード 5SGSMD3H3F35C4N
  • ステッピング A1
  • MDDS コンテンツ ID 698507

トレード・コンプライアンス情報

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

製品仕様変更通知 (PCN) 情報

ドライバーおよびソフトウェア

最新ドライバーとソフトウェア

利用可能なダウンロード:
すべて

名前

発売日

製品が初めて導入された日。

リソグラフィー

リソグラフィーとは、集積回路の製造に使われる半導体技術のことです。プロセスの微細度を表す単位はナノメートル (nm) です。この値から、半導体に組込まれている機能サイズが分かります。

ロジックエレメント (LE)

ロジックエレメント (LE) は、インテル® FPGA アーキテクチャにおけるロジックの最小単位です。コンパクトな LE は、効率的なロジックの使用と高度な機能を提供します。

アダプティブ・ロジック・モジュール (ALM)

アダプティブ・ロジック・モジュール(ALM)は サポートされるインテルFPGAデバイスのロジック・ビルディング・ブロックで パフォーマンスと利用率の両方を最大化するように設計されています各ALMは いくつかの異なる動作モードを持ち 様々な異なる組み合わせやシーケンシャルな論理関数を実装することがでます

アダプティブ・ロジック・モジュール (ALM) レジスター

ALMレジスターは ALM内部に含まれるレジスター・ビット(フリップフロップ)で シーケンシャル・ロジックを実現するために使用されます

ファブリックおよび I/O 位相ロックループ (PLL)

ファブリックおよび IO PLL は インテル® FPGA ファブリックのクロック・ネットワークと デバイスの IO セルに関連するクロック・ネットワークの設計と実装を簡素化するために使用されます

最大エンベデッド・メモリー

インテル® FPGA デバイスのプログラマブル・ファブリックにあるすべてのエンベデッド・メモリー・ブロックの合計容量です

デジタル信号処理 (DSP) ブロック

デジタル信号プロセシング (DSP) ブロックは サポートされるインテル® FPGA デバイスの数学的ビルディング・ブロックで さまざまなデジタル信号プロセシング機能を実装するためのハイパフォーマンス乗算器とアキュムレータを含んでいます

デジタル信号処理 (DSP) フォーマット

インテル® FPGA デバイス・ファミリーによって、DSP ブロックはハード・フローティング・ポイント、ハード固定ポイント、乗算および累積、乗算のみなどの異なる形式をサポートします

ハード・メモリー・コントローラー

ハード・メモリー・コントローラーは インテルFPGAに接続されたハイパフォーマンス外部メモリー・システムを実現するために使用されますハード・メモリー・コントローラーは、同等のソフト・メモリー・コントローラーと比較して 消費電力とFPGAリソースを節約し より高いフリークエンシーでの動作をサポートします

外部メモリー・インターフェイス (EMIF)

インテル® FPGA デバイスがサポートする外部メモリー・インターフェイス・プロトコルです

最大ユーザーI/O数

インテル® FPGA デバイスの汎用 I/O ピンの最大ナンバー (利用可能な最大パッケージの場合) です
†パッケージにより 実際のカウントはこれより少なくなる場合があります

I/O 標準サポート

インテル® FPGA デバイスがサポートする汎用 I/O インターフェイス規格です

最大 LVDS ペア

インテル® FPGA デバイスにコンフィギュレーション可能な LVDS ペアの最大ナンバーで 利用可能な最大パッケージの場合パッケージタイプ別の実際のRXおよびTX LVDSペア数については デバイスのドキュメントを参照してください

最大 ノンリターン・ツー・ゼロ (NRZ) トランシーバー

インテル® FPGA デバイスに搭載される NRZ トランシーバーの最大ナンバー (利用可能な最大パッケージの場合)
†パッケージにより 実際のカウントはこれより少なくなる場合があります

最大 ノンリターン・ツー・ゼロ (NRZ) データ・レート

NRZトランシーバーがサポートする最大NRZデータレート
†実際のデータレートは トランシーバーのスピード・グレードによって低くなる可能性があります

トランシーバー・プロトコル・ハード IP

高速シリアル・トランシーバをサポートするために インテルFPGAデバイスで利用可能なハード知的財産トランシーバ・プロトコルのハードIPは 同等のソフトIPと比較して消費電力とFPGAリソースを節約し シリアル・プロトコルの実装を簡素化することができます

パッケージオプション

インテルFPGAデバイスは お客様のシステム要件に合わせて 異なるパッケージサイズ 異なるIOおよびトランシーバー数で提供されています