記事 ID: 000087469 コンテンツタイプ: インストール & セットアップ 最終改訂日: 2023/08/08

NicheStack TCP/IP を使用したNios® II イーサネット標準デザイン例が、インテル® Quartus® Prime プロ・エディション・ソフトウェア・バージョン 21.3 で機能しないのはなぜですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • インテル® Nios® II エンベデッド・デザイン・スイート (EDS)
  • インテル® Nios® II プロセッサー
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    Nios® IIアプリケーションで使用される NicheStack TCP/IP スタックの成果物は、インテル® Quartus® Prime Pro Edition ソフトウェア・バージョン 21.3 以降提供が終了しています。

    これには以下が含まれます。

    1. インテル® Quartus® Prime ソフトウェアからのソフトウェア / ドライバー・パッケージの削除
    • InterNiche NicheStackソフトウェアパッケージ–(altera_iniche)
    • トリプル・スピード・イーサネット (TSE) UCOSII ドライバー – (triple_speed_ethernet_driver_ucosii_iniche), (altera_eth_tse_driver_ucosii_iniche)
    • LAN91C111 UCOSII ドライバー – (altera_avalon_lan91c111_ucosii_driver)
    1. Nios® IIエンベデッド・デザイン・スイートからのシンプル・ソケット・サーバーとウェブサーバー・テンプレートの削除
    2. Nios® IIリモートデバッグのデザイン例はサポートされていません。

    解決方法

    新しい TCP/IP スタックは、インテル® Quartus®Prime デザインスイートの将来のリリースで計画されています。インテルでは、NicheStack を使用した設計を、新しい TCP-IP スタックが利用可能になった時点で、そのスタックに移植することを推奨しています。

    参照

    NicheStack のサポートとライセンスの詳細については、 NicheStack TCP/IP スタックの使用 – Nios® II エディション を参照してください。

    関連製品

    本記事の適用対象: 5 製品

    インテル® Agilex™ FPGA & SoC FPGA
    インテル® Stratix®
    インテル® Arria®
    インテル® Cyclone®
    インテル® MAX® CPLD および FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。