記事 ID: 000086051 コンテンツタイプ: トラブルシューティング 最終改訂日: 2015/10/23

JTAG 間接コンフィグレーション () を使用して EPCS または EPCQ コンフィグレーション・デバイスをプログラミングする際に、FPGAデバイスに必要な MSEL ピン設定は何ですか?JIC) ファイル?

環境

    MicroBlaster™ パッシブ・シリアル・ソフトウェア・ドライバー
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

EPCS または EPCQ コンフィグレーション・デバイスを .JIC ファイル形式の場合、アクティブ・シリアル (AS) または Fast Active Serial (AS) コンフィグレーション・スキームに対して MSEL 設定がFPGAデバイスに設定されている必要があります。MSEL 設定が正しく設定されていない場合は、「デバイス のシリコン ID を認識できません」というエラーメッセージが表示されます。

関連製品

本記事の適用対象: 28 製品

Cyclone® IV GX FPGA
Cyclone® III FPGA
Arria® GX FPGA
Cyclone® II FPGA
Cyclone® IV E FPGA
Stratix® II FPGA
Arria® V GX FPGA
Cyclone® V GT FPGA
インテル® Cyclone® FPGA
Cyclone® V E FPGA
Cyclone® III LS FPGA
Arria® V GZ FPGA
Cyclone® V GX FPGA
Arria® V GT FPGA
Stratix® II GX FPGA
Stratix® III FPGA
インテル® Arria® 10 GX FPGA
インテル® Arria® 10 SX SoC FPGA
インテル® Arria® 10 GT FPGA
Arria® V ST SoC FPGA
Arria® V SX SoC FPGA
Cyclone® V SE SoC FPGA
Cyclone® V ST SoC FPGA
Cyclone® V SX SoC FPGA
Stratix® V E FPGA
Stratix® V GS FPGA
Stratix® V GT FPGA
Stratix® V GX FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。