記事 ID: 000085793 コンテンツタイプ: エラーメッセージ 最終改訂日: 2012/12/01

VHDL および ModelSim を使用してピンポン PHY で DDR3 をシミュレートする際のエラー

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    この問題は DDR3 製品に影響を与えています。

    四半期レートのシミュレーション時にシミュレーションエラーが発生する場合があります。 PING Pong PHY 有効の VHDL および ModelSim を使用した DDR3 デザイン キャリブレーション・モードを [クイック] または [フル] に設定します。

    解決方法

    この問題の回避策は、次のいずれかの方法を実行することです。 キャリブレーション・モードを スキップ に設定します。VHDL の代わりに Verilog を使用する。または 別のシミュレーターを使用してください。

    この問題は今後のリリースで修正される予定です。

    関連製品

    本記事の適用対象: 1 製品

    インテル® プログラマブル・デバイス

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。