記事 ID: 000085314 コンテンツタイプ: トラブルシューティング 最終改訂日: 2015/08/05

ソフトウェア・バージョン 12.1sp1 以降を使用している場合、SD-SDI rx_dataoutが正しくないのはなぜですか?

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細 Quartus® II ソフトウェア・バージョン 12.1sp1 以降の問題により、高ジッターソースで SD-SDI を受信すると、rx_dataoutが正しく回復されない場合があります。SDI® および SDI II IP コアの両方に影響があります。
    解決方法

    SDI II IP コアのソフトウェア・バージョン 15.0 を使用してこの問題を回避するには、以下のリンクからパッチ 0.19 をダウンロードしてインストールしてください。


    SDI および SDI II IP コアのジッター許容値は、インテル® Quartus® II ソフトウェアの今後のリリースで改善される予定です。

    関連製品

    本記事の適用対象: 34 製品

    Cyclone® V GT FPGA
    Cyclone® III FPGA
    Stratix® V GX FPGA
    Cyclone® IV GX FPGA
    Cyclone® II FPGA
    Cyclone® V GX FPGA
    Arria® V GZ FPGA
    Stratix® V GS FPGA
    Stratix® II GX FPGA
    Stratix® II FPGA
    Arria® V GX FPGA
    Stratix® V GT FPGA
    インテル® Arria® 10 GT FPGA
    Arria® V GT FPGA
    Stratix® III FPGA
    Stratix® IV GX FPGA
    Arria® II GX FPGA
    インテル® Arria® 10 GX FPGA
    Arria® II GZ FPGA
    Stratix® IV GT FPGA
    Cyclone® V E FPGA
    Stratix® V E FPGA
    インテル® Arria® 10 SX SoC FPGA
    Stratix® FPGAs
    Stratix® GX FPGA
    Arria® GX FPGA
    Cyclone® V SX SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V SE SoC FPGA
    Arria® V SX SoC FPGA
    Arria® V ST SoC FPGA
    インテル® Cyclone® FPGA
    Cyclone® III LS FPGA
    Stratix® IV E FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。