記事 ID: 000080882 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

トリプル・スピード・イーサネット・リカバリー・タイミング・エラー

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • イーサネット
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    トリプルスピード・イーサネット MegaCore 機能がリカバリーしている可能性があります タイミング違反。障害のあるパスにグローバル・クロック信号が含まれています コアロジックから駆動FPGA。

    リカバリーのタイミング違反がハードウェアのデザインに影響を与える可能性があります。 リセット状態の間に。

    この問題は、バージョンのArria V デバイスを使用するすべてのデザインに影響します。 トリプルスピード・イーサネット MegaCore ファンクションの 13.0。

    解決方法

    インテル® Quartus® II ソフトウェアの信号に制約を加える必要がある場合 グローバルクロック (GCLK) の使用によるフィッター数。インテル® Quartus® II を参照 影響を受けるソフトウェアのコンパイルレポートを参照して、影響を受ける製品に適したパスを見つけます。 パスをリセットします。例えば、タイミング違反の信号が はグローバル・リセット・altera_tse_reset_synhronizer_chain_outです。 信号を強制する以下の Quartus® II ソフトウェアの割り当て GCLK を使用しない場合:

    set_instance_assignment- name GLOBAL_SIGNAL OFF - to altera_tse_ps_pma:altera_tse_pcs_pma_instlaltera_tse_top_1000_base_x:altera_tse_top_1000_base_x_instlaltera_tse_reset_synchronizer:reset_sync_0laltera_tse_reset_synchronizer_chain_out

    この問題は、今後のトリプル・バージョンで修正される予定です。 スピード・イーサネット MegaCore ファンクション

    関連製品

    本記事の適用対象: 1 製品

    Arria® V FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。