記事 ID: 000080686 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

IV GX/T または Stratix ARRIA II GX トランシーバー・ツールキットのデザインを備えたトランシーバー・ブロックに複数のトランシーバー PHY インスタンスを実装できないのはなぜですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Stratix® IV GX/T およびArria® II GX トランシーバー・ツールキットは、リコンフィグレーション・コントローラーをサブコンポーネントの 1 つとしてインスタンス化する非標準トランシーバー PHY を使用します。

単一のトランシーバー・ブロックに 2 個のトランシーバー PHY をインスタンス化すると、1 個のリコンフィグレーション・コントローラーのみをトランシーバー・ブロックに接続でき、Quartus® II のフィッティング・エラーが生じるというデバイス・フィッティング・ルールに違反しています。

トランシーバーの取り付けルールの詳細については、Stratix IV GX ハンドブック を参照してください。

解決方法

トランシーバー・ブロックに複数のトランシーバー・チャネルを実装するには、トランシーバー PHY のチャネル数を増やすことができます。

関連製品

本記事の適用対象: 4 製品

Stratix® IV GX FPGA
Stratix® IV GT FPGA
Arria® II GZ FPGA
Arria® II GX FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。