記事 ID: 000080675 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

インテル® Arria® 10 および インテル® Cyclone® 10 GX デバイスを対象とした Mentor* ModelSim* デザインでは、インテル® FPGAトリプルスピード・イーサネット IP コアのシミュレーションが失敗するのはなぜですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    インテル® Arria® 10 および インテル® Cyclone® 10 GX デバイスを対象とした インテル® FPGA トリプルスピード・イーサネット IP デザインに問題があるため、インテル® Quartus® Prime 開発ソフトウェア・プロ・バージョン 19.1 で Mentor* Modelsim シミュレーターを使用するとシミュレーションに失敗する場合があります。

    解決方法

    この問題を回避するには、シミュレーション・スクリプトmsim_setup.tcl「-voptopts=acc」フラグを「-novopt」フラグに置き換えることで、シミュレーターの最適化をオフにします。

    この問題は、インテル® Quartus® Prime Pro ソフトウェアのバージョン 20.3 以降修正されています。

    関連製品

    本記事の適用対象: 2 製品

    インテル® Cyclone® 10 FPGA
    インテル® Arria® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。