記事 ID: 000080363 コンテンツタイプ: トラブルシューティング 最終改訂日: 2020/10/06

eSRAM の Mentor* ModelSim* シミュレーションが波形中に X を生成インテル® FPGA IP理由

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • eSRAM インテル® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    Modelsim* SE 2020 バージョン・ソフトウェアでは、シミュレーターの暗号化されたコードの問題が原因で、eSRAM インテル® FPGA IPのシミュレーションに「X」が表示される場合があります。

    解決方法

    この問題を回避するには、以前の Modelsim* SE 2020 (Modelsim SE 2019.2 など) バージョンでシミュレーション実行します。

    この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション バージョン 21.3 以降で修正されています。

     

     

    関連製品

    本記事の適用対象: 1 製品

    インテル® Agilex™ FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。