記事 ID: 000080053 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

低レイテンシー 10G イーサネット MAC デザイン例でジャンボフレームを受信すると、アンダーフロー・エラーが発生するのはなぜですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    デザイン例に問題があるため、4100 バイト以上のパケットでテストすると、以下のデザインタイプにアンダーフロー・エラーが生じます。

    1) 10M/100M/1G/10G イーサネットのデザイン例
    2) 1G/10G イーサネットのデザイン例

    このエラーは、MAC とトラフィック・コントローラー間の外部 FIFO バッファーのサイズによって発生します。サイズ 8 x 512 バイトが小さすぎて、Avalon-ST 有効な信号がフレーム伝送中にディサーティングされます。

    影響
    ----------
    ユーザーは、パケットモニターによって破損したパケットと CRC エラーが報告されます。

    解決方法 この問題を回避するには、rtl/altera_eth_channel.sv で DC_FIFO_DEPTH & SC_FIFO_DEPTH パラメーター値を 512 から 2048 に変更することで、外部 FIFO、altera_eth_fifo_tx、altera_eth_fifo_rx インスタンスの深度を増やしてください。

    関連製品

    本記事の適用対象: 1 製品

    インテル® プログラマブル・デバイス

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。