記事 ID: 000079463 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

14.0 Arria 10 エディションのリリースにおける低レイテンシー 40- 100GbE IP コアのタイミングの問題

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • イーサネット
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    リリースされた低レイテンシー 40- 100GbE IP コアをコンパイルする場合 Quartus® II ソフトウェア v14.0 Arria 10 エディションでは、 次のタイミングの問題:

    • CAUI-4 LL 40-100GbE IP コアのバリエーションにフラグがある場合 パルス幅違反
    • LL 100GbE IP コアのバリエーションにはセットアップ違反がある可能性があります
    • LL 40 ~ 100GbE IP コアのバリエーションすべてにホールド違反がある可能性があります
    解決方法

    この問題を回避する方法はありません。

    この問題は今後の低レイテンシーで修正される予定です。 40Gbps および 100Gbps イーサネット MAC および PHY MegaCore ファンクション。

    関連製品

    本記事の適用対象: 1 製品

    インテル® プログラマブル・デバイス

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。