記事 ID: 000079309 コンテンツタイプ: トラブルシューティング 最終改訂日: 2014/01/15

DDR3 コントローラーにビットエラーが表示される原因

環境

    インテル® Quartus® II サブスクリプション・エディション
    UniPHY インテル® FPGA IP 搭載 DDR3 SDRAM コントローラー
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

リフレッシュ・コマンドの周期 tRFC の設定が小さすぎると、DDR3 UniPHY メモリー・コントローラーでビット・エラーが発生することがあります。

解決方法

メモリー・コントローラーは、リフレッシュ・サイクルが完了する前に READ または WRITE コマンドを実行し、データの破損の原因となる可能性があります。Megawizard GUI の tRFC タイミング・パラメーターを、メモリー・デバイスのデータシートで指定されている正しい値に設定してください。

関連製品

本記事の適用対象: 19 製品

Stratix® IV E FPGA
Stratix® III FPGA
Stratix® V E FPGA
Stratix® V GS FPGA
Stratix® V GT FPGA
Stratix® V GX FPGA
Arria® V GX FPGA
Cyclone® V GT FPGA
Arria® V GT FPGA
Arria® V GZ FPGA
Cyclone® V E FPGA
Cyclone® V GX FPGA
Arria® V ST SoC FPGA
Arria® V SX SoC FPGA
Cyclone® V SE SoC FPGA
Cyclone® V ST SoC FPGA
Cyclone® V SX SoC FPGA
Stratix® IV GX FPGA
Stratix® IV GT FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。