記事 ID: 000077698 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

ハードウェアにおける LVDS による不安定なデザイン

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • イーサネット
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    次を含むデザインを実行すると、不安定な結果が生じる可能性があります。 ハードウェアの LVDS トランシーバー・ブロック。これは制約が原因です。 MegaCore ファンクションに付属しています。

    この問題は、LVDS トランシーバーを含むすべての構成に影響します。 ブロック。

    解決方法

    制約ファイルを編集 <>/バリエーション name>_constraint.sdc.、および行の置き換え 410 ~ 417 で、次の行を参照してください。

    set_clock_groups -asynchronous -group {altera_tse_mac_rx_clk_0} -group {altera_tse_mac_tx_clk_0} -group {altera_tse_rx_afull_clk} -group {altera_tse_sys_clk} -group {altera_tse_ref_clk \ altera_tse_multi_mac_pcs_pma_inst|the_altera_tse_pma_lvds_rx_0|altlvds_rx_component|auto_generated|rx[0]|clk0 \ altera_tse_multi_mac_pcs_pma_inst|the_altera_tse_pma_lvds_rx_0|altlvds_rx_component|auto_generated|pll|clk[0]}

    この問題は今後のトリプルスピードで修正される予定です。 イーサネット MegaCore ファンクション

    関連製品

    本記事の適用対象: 1 製品

    インテル® プログラマブル・デバイス

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。