記事 ID: 000077452 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

Arria 10 デバイス ATX および FPLL HSSI エレメント向け Quartus® Prime 開発ソフトウェア・チップ・プランナーで配線オーバーレイ・オプションを選択する際に問題がありますか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    はい。Arria© 10 デバイス ATX および FPLL HSSI エレメント向け Quartus© Prime チップ・プランナーで配線オーバーレイ・オプションを選択する際に問題があります。ルーティング・オーバーレイが有効になっていない間は、カーソルを使用して関連するブロックのみを選択できます。

    解決方法

    この問題は、インテル® Quartus® Prime 開発ソフトウェアのバージョン 17.0 以降で修正されています。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Arria® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。