記事 ID: 000076318 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

フレームバッファー II で他のすべての出力サンプルがドロップされるのはなぜですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • フレームバッファー II (4K 対応) インテル® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    Quartus® Prime 開発ソフトウェア・バージョン 17.0 より前のフレームバッファー II IP コアに問題があるため、128 ビットのAvalon®-MM マスターのローカルポート幅を選択すると、この動作が表示されます。

    解決方法

    この問題を回避するには、256 ビットのローカルポート幅を選択します。 他の 128 ビット・スレーブに接続する必要がある場合、Qsys® は自動的に幅アダプターを挿入します。

    この問題は、インテル® Quartus® Prime 開発ソフトウェア・バージョン 17.0 以降修正されています。

    関連製品

    本記事の適用対象: 9 製品

    Arria® V FPGA & SoC FPGA
    インテル® Arria® 10 FPGA & SoC FPGA
    インテル® MAX® 10 FPGA
    Arria® II FPGA
    Cyclone® IV FPGA
    Cyclone® V FPGA & SoC FPGA
    Stratix® IV FPGA
    Stratix® V FPGA
    インテル® Cyclone® 10 FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。