記事 ID: 000075824 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

Alteraデバイスのコプラナリティ仕様 (エッジからエッジまでの平坦性) はどこで確認できますか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Altera® JEDEC 規格 (JESD22-B108A) に準拠し、同一平面性 (エッジからエッジまでの平坦性) を実現します。

詳細については、表面実装半導体デバイスのコプラナリティ・テスト(PDF)を参照してください。

 

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。