記事 ID: 000075670 コンテンツタイプ: エラーメッセージ 最終改訂日: 2014/06/30

エラー (178004): ボンディング・クロック・ラインのルーティングを可能にするクロック・ディバイダーの位置が見つかりませんでした

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • 汎用コンポーネント
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    セントラル・クロック・ディバイダー・ブロックにアクセスできないトランシーバー・チャネルに結合されたトランシーバー PHY IP の論理チャネル 0 を配置しようとすると、Stratix® V GX および Arria® V GX デバイスで次の Quartus® II フィッターエラーが発生する場合があります。

    「エラー (178004): ボンディング・クロック・ラインのルーティングを可能にするクロック・ディバイダーの位置が見つかりませんでした」

    Stratix V および Arria V トランシーバー・デバイスでは、トランシーバー・ブロック内の物理チャネル 1 と 4 のみが中央クロック・ディバイダーにアクセスできます。

    解決方法

    この問題を回避するには、PHY IP の論理チャネル 0 をトランシーバー・バンクの物理チャネル 1 または 4 に割り当てます。

    この情報は、Altera・ トランシーバー PHY IP コア・ユーザーガイドの今後のバージョンで更新される予定です。

    この制限は、Quartus® II ソフトウェアのバージョン 11.1.1 では削除されました。

    関連製品

    本記事の適用対象: 2 製品

    Stratix® V FPGA
    Stratix® V GX FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。