セントラル・クロック・ディバイダー・ブロックにアクセスできないトランシーバー・チャネルに結合されたトランシーバー PHY IP の論理チャネル 0 を配置しようとすると、Stratix® V GX および Arria® V GX デバイスで次の Quartus® II フィッターエラーが発生する場合があります。
「エラー (178004): ボンディング・クロック・ラインのルーティングを可能にするクロック・ディバイダーの位置が見つかりませんでした」
Stratix V および Arria V トランシーバー・デバイスでは、トランシーバー・ブロック内の物理チャネル 1 と 4 のみが中央クロック・ディバイダーにアクセスできます。
この問題を回避するには、PHY IP の論理チャネル 0 をトランシーバー・バンクの物理チャネル 1 または 4 に割り当てます。
この情報は、Altera・ トランシーバー PHY IP コア・ユーザーガイドの今後のバージョンで更新される予定です。
この制限は、Quartus® II ソフトウェアのバージョン 11.1.1 では削除されました。