記事 ID: 000075514 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/04/21

VCS* MX ソフトウェア・バージョン Q-2020.03-SP2 で JESD204B または JESD204C インテル® FPGA IPをシミュレートすると、UVM RAL エラーが発生するのはなぜですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • JESD204B インテル® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    互換性の問題により、VCS* MX ソフトウェア・バージョン Q-2020.03-SP2 がインストールされた インテル® Quartus® Prime Pro Edition ソフトウェア・バージョン 21.1 の JESD204B または JESD204C インテル® FPGA IPをシミュレートする際に、UVM RAL エラーが発生することがあります。

    解決方法

    この問題は、インテル® Quartus® Prime Pro Edition ソフトウェアのバージョン 21.3 で修正されています。

    関連製品

    本記事の適用対象: 4 製品

    インテル® Cyclone® 10 GX FPGA
    インテル® Agilex™ FPGA & SoC FPGA
    インテル® Arria® 10 FPGA & SoC FPGA
    インテル® Stratix® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。