記事 ID: 000075504 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

インテル® Quartus® II ソフトウェア・バージョン 12.1 で Gen3 ソフト PIPE を使用する際に、txclkout がグローバル・クロック・ネットワークを介してルーティングされない場合、pipe_pclkが非アクティブStratix既知の問題がありますか?

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細 はい。インテル® Quartus® II ソフトウェア・バージョン 12.1 の Quartus® V GX デバイスにおける Gen3 ソフト PIPE に既知の問題Stratix®。txclkout がグローバル・クロック・ネットワーク経由でルーティングされない場合、pipe_pclkは非アクティブになります。
    解決方法

    この問題を回避するには、txclkout に次の QSF アサインメントを伴うグローバルクロックを強制的に使用する必要があります。

    set_instance_assignment -name GLOBAL_SIGNAL"GLOBAL CLOCK" -to
    「*sv_xcvr_native:inst_sv_xcvr_native|sv_pcs:inst_sv_pcs|sv_pcs_ch:ch[0].inst_sv_pcs_ch|sv_hssi_tx_pld_pcs_interface_rbc:inst_sv_hssi_tx_pld_pcs_interface|pld8gtxclkout」
     
    この問題は、インテル® Quartus® II ソフトウェアの今後のバージョンで修正される予定です。

    関連製品

    本記事の適用対象: 3 製品

    Stratix® V GX FPGA
    Stratix® V GT FPGA
    Stratix® V FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。