記事 ID: 000075484 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/06/30

インテル Agilex® 7 デバイスの Serial Lite IV デザイン例を使用する際、Serial Lite IV ツールキットに表示される帯域幅が間違っているのはなぜですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • SerialLite
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション バージョン 20.4 の問題により、インテル Agilex 7 デバイス Serial Lite IV のデザイン例を使用®する際に、Serial Lite IV ツールキットに表示される計算された帯域幅が間違っています。この数は時間とともに無制限に増加します。

    解決方法

    バージョン 21.1 インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション場合、以下のパッチ 0.34インストールしてから、クリーン・デザイン例を再生成してください。

    この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディションバージョン 21.3 以降で修正されています。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Agilex™ FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。