記事 ID: 000075358 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

Cyclone V デバイスの PCI Express ハード IP コアでapp_int_ackステータス信号が利用できないのはなぜですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • Cyclone® V PCI Express* のハード IP インテル® FPGA IP
  • Avalon-MM Cyclone® V PCI Express* のハード IP インテル® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    このステータス信号は、Cyclone® V デバイスには提供されません。

    解決方法

    この問題を回避するには 、app_msi_ack ステータス信号を参照して、信号の唉禍と破壊 app_int_sts_vec 完了したことを示してください。

    関連製品

    本記事の適用対象: 1 製品

    Cyclone® V FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。