記事 ID: 000074346 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

VHDL 使用時に RapidIO II Megacore でシミュレーションに失敗する原因

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細 Quartus® II ソフトウェアの問題により、VHDL を使用してシミュレーション・モデルを生成すると、RapidIO II メガコアのシミュレーションに失敗します。
    解決方法

    Verilog シミュレーション・モデルを使用する必要があります。

    この問題は、Quartus® II ソフトウェアの今後のバージョンで修正される予定です。

    関連製品

    本記事の適用対象: 1 製品

    インテル® プログラマブル・デバイス

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。