Quartus® II ソフトウェアのピン・プランナー・ツールの問題により、UniPHY ベースのメモリー・コントローラーのピン・プランナーに一部の差動信号が 2 回表示されることがあります。例えば、< mem_dqs(n)
mem_dqs_n(n)
mem_ck(n)
mem_ck_n(n)
バリエーション名>_pin_assignments.tcl の実行後に信号と信号が表示されることがあります。ピンプランナーは、差動ペアとして以下のピンを表示する場合もあります。
mem_dqs
そしてmem_dqs(n)
mem_dqs_n
そしてmem_dqs_n(n)
mem_ck
そしてmem_ck(n)
mem_ck_n
そしてmem_ck_n(n)
この複製は、<バリエーション名>_pin_assignments.tcl ファイルが、これらの信号のIO_STANDARD割り当てを DIFFERENTIAL として設定するためです。ピンプランナーは、これらの信号に対して自動的にマイナスピンを作成します。
この問題に対する回避策はありません。正のピン位置が割り当てられると、ピンプランナーは差動ペアの負のピンを正しく割り当てます。フィッターを実行すると、ピンプランナーに正しく表示されます。
この問題は、インテル® Quartus® II ソフトウェアの今後のバージョンで修正される予定です。