アクティブ・パラレル・コンフィグレーション
サポートされている共通フラッシュ・インターフェイス (CFI) パラレル・フラッシュメモリーを使って、アクティブ・パラレル(AP)コンフィグレーションを実行できます。AP コンフィグレーションの間、インテル® FPGA デバイスがホストで、パラレル・フラッシュメモリーがエージェントです。コンフィグレーション・データは、DATA[15:0] ピン上のインテル® FPGA デバイスに転送されます。このコンフィグレーション・データは、DCLK 入力に同期しています。このコンフィグレーション・データは、クロックサイクルごとに 16 ビットのレートで転送されます。AP コンフィグレーション中に、インテル® FPGA デバイスによって駆逐される DCLK 周波数は、約 40MHz です。
詳細については、コンフィグレーション・ハンドブック内の、関連するインテル® FPGA デバイスのコンフィグレーションに関する章を参照してください。
コンフィグレーション方法
- サポートされている共通フラッシュ・インターフェイス (CFI) パラレル・フラッシュメモリーの使用
アプリケーション・ノート
- AN 478: Quartus® II ソフトウェアを使った FPGA ベースのパラレル・フラッシュ・ローダーの使用 (PDF) ›
- FPGA の JTAG インターフェイスを使用して、パラレル・フラッシュメモリー・デバイス向けインシステム・プログラミングを実行する方法。