Arria V GT FPGA 開発キット

図 1. 2 個の 5AGTFD7K3 FPGA を搭載した Arria V GT FPGA 開発ボード

アルテラの Arria® V GT FPGA 開発キットは、完全な FPGA デザインの開発およびシステム環境におけるテストを行うのに必要なすべてのハードウェアとソフトウェアを含む完全なデザイン環境を提供します。この開発キットは RoHS に準拠しており、以下の機能を備えています。

  • 2 個のシステム・レベル・デザイン用 FPGA
    • Arria V GT FPGA:約 50.4 万相当のロジック・エレメント (LE)、F1517 パッケージ、36 個の 6G トランシーバ、I3 スピード・グレード
  • 3 個の I/O 拡張スロット:2 個の高速メザニン・カード (HSMC)、1 個の FPGA メザニン・カード (FMC)
  • 2 ギガバイトの DDR3 SDRAM メモリ、4.5 メガバイトの QDR II+ メモリ、1 ギガビットのフラッシュ・メモリ
  • 2 個の SFP+ コネクタ
  • SMA および新しい Samtec Bull's Eye コネクタ
  • 各チップの電源レールを個別に測定可能

 

表1. アルテラの Arria V GT FPGA 開発キット注文情報 (1)

製品コード 価格 注文情報

DK-DEV-5AGTD7N

$3,995
(米国内販売価格)

 

Arria V GT FPGA 開発キットは 5AGTFD7K3 デバイスを備え、Quartus® Prime 開発ソフトウェアの 1 年間のライセンスを含んでいます。

ご注文については アルテラの販売代理店 にお問い合わせください。

注:

  1. 開発キットに使用可能な HSMC および FMC コネクタ・インタフェース対応のドータ・カード、アダプタ、またはケーブル (いずれもオプション) をご購入いただけます。

 

開発キットの内容

Arria V GT FPGA 開発キットには、以下のものが含まれています。

  • Arria V GT FPGA 開発ボード (図 1 参照)
  • ユニット 1:Arria V GT FPGA:5AGTFD7K3F40I3N
    • メモリ
      • 1,152 MB x72 DDR3 SDRAM
      • 4.5 MB (1 Mb x 36) QDR II+ SRAM
      • 1 ギガビットの同期フラッシュ (x16)
    • 通信ポート
      • PCI Express® (PCIe®) x8 エッジ・コネクタ
      • HSMC ポート A (8 本のトランシーバ・チャネル)
      • USB 2.0
      • ギガビット・イーサネット
      • 29 個の LVDS 入力、29 個の LVDS 出力、および x8 トランシーバを備えたチップ間ブリッジ
      • 2 本の SFP+ チャネル
      • Bull's Eye コネクタ (3 本の 10 ギガビット・トランシーバ・チャネル)
      • SMA コネクタ (1 本の 10 ギガビット・トランシーバ・チャネル)
    • 構成
      • JTAG
      • ファースト・パッシブ・パラレル (FPP) パラレル・フラッシュ・ローダ (PFL)
    • ボタン、スイッチ、LED、およびディスプレイ
      • 1 個の CPU リセット用プッシュボタン
      • 3 個のユーザー用プッシュボタン
      • 8 個のデュアル・インライン・パッケージ (DIP) スイッチ
      • 16 個のユーザー LED (8 個の 2 色ダイオード)
      • 3 個の PCIe 用 LED
      • 3 個の HSMA ステータス用 LED
      • 16x2 キャラクタ LCD
  • ユニット 2:Arria V GT FPGA: 5AGTFD7K3F40I3N
    • メモリ
      • x64 DDR3 SDRAM ソフト・コントローラ (または x32 ハード IP (Intellectual Property) コントローラ)
    • 通信ポート
      • HSMC ポート B (4 本のトランシーバ・チャネル)
      • FMC ポート (10 本のトランシーバ・チャネル)
      • 29 個の LVDS 入力、29 個の LVDS 出力、および x8 トランシーバを備えたチップ間ブリッジ
      • 1 本のシリアル・デジタル・インタフェース (SDI) チャネル
      • Bull's Eye コネクタ (1 本の 6 ギガビット・トランシーバ・チャネル)
      • Bull's Eye コネクタ (1 本の 10 ギガビット・トランシーバ・チャネル)
      • SMA コネクタ (1 本の 10 ギガビット・トランシーバ・チャネル)
    • 構成
      • JTAG
      • FPP PFL
    • ボタン、スイッチ、LED、およびディスプレイ
      • 1 個の CPU リセット用プッシュボタン
      • 3 個のユーザー用プッシュボタン
      • 8 個の DIP スイッチ
      • 16 個のユーザー LED (8 個の 2 色ダイオード)
  • その他
    • EPM2210GF324 システム・コントローラ
    • EPM570GM100 オンボード USB-Blaster™ II ダウンロード・ケーブル
  • クロック
    • 50 MHz および 148.5 MHz オシレータ
    • 100 MHz および 4 個の 4 出力プログラマブル・オシレータ
    • SMA 入力 (LVPECL)
  • 消費電力
    • ラップトップ DC 電源入力
    • PCIe エッジ・コネクタ
  • システム・モニタ
    • 電源 (電圧、電流、およびワット数) ? ユニット単位、レール単位
  • ループバックおよびデバッグ用 HSMC カード
  • Samtec の Bull's Eye アセンブリ・キット
  • 電源アダプタおよびケーブル
  • Arria V GT FPGA 開発キット・ソフトウェアの内容
    • 完全なドキュメント類
      • ユーザーガイド
      • リファレンス・マニュアル
      • ボード回路図とレイアウト・デザイン・ファイル
    • GUI ベースのボード・テスト・システム
      • オープン・ソース RTL が付いた完全な Quartus Prime 開発ソフトウェア・プロジェクトを含みます
    • ボード・アップデート・ポータル
      • オープン・ソース RTL が付いた完全な Quartus Prime 開発ソフトウェア・プロジェクトを含みます
    • Quartus Prime 開発ソフトウェア、開発キット・エディション (DKE)
      • Quartus Prime 開発ソフトウェアのフル・バージョンを 1 年間使用するためのライセンス

 

図 2. Arria V GT FPGA 開発ボードのブロック図

関連資料

ドキュメント 説明 バージョン
Arria V GT FPGA Development Board Reference Manual (英語版・PDF)

ボードのコンポーネントおよびインタフェースに関しての詳細を含んでいます。

12.0
Arria V GT FPGA Development Kit User Guide (英語版・PDF) Arria V GT FPGA 開発ボードのセットアップおよび搭載されたソフトウェアの使用方法について解説しています。 12.0

Kit Installation (EXE) Kit Installation (ZIP)

リファレンス・マニュアル、ユーザー・ガイド、クイック・スタート・ガイド、部品表、レイアウト、PCB、回路図、ボード・アップデート・ポータルのサンプル・ファイル、ボード・テスト・システムのサンプル・ファイルなど、すべてのファイルのインストール 12.1.0.1
Kit installation (EXE) リファレンス・マニュアル、ユーザー・ガイド、クイック・スタート・ガイド、部品表、レイアウト、PCB、回路図、ボード・アップデート・ポータルのサンプル・ファイル、ボード・テスト・システムのサンプル・ファイルなど、すべてのファイルのインストール 12.0.2.0