このデザイン例は、ワイヤレス・アプリケーションやオーディオ・アプリケーションでよく使用される、コスト効率に優れた高精度のアナログ・デジタル・コンバーター (ADC) で、アナログ・モジュレーターとデジタルフィルターの 2 つの主要ブロックで構成されています。アナログ・モジュレーターは、アナログ信号をオーバーサンプリングして、ビットのストリームに変換します。デジタルフィルターは、シリアルストリームをデシメーション演算によってデジタル数値に変換します。
このデザイン例では、マルチステージ・パーティション方式のデジタル・デシメーション・フィルターを実装し、DSP Builder アドバンスト・ブロックセットの時分割多重化 (TDM) 機能を使用することで、高速パフォーマンスと低リソース使用を両立させる、効率的でコスト効率の高い方法を示します。
図 1 は、Simulink ブロックでモデル化したアナログ・モジュレーター付きシグマ-デルタ ADC と、(DSP Builder ブロックで実装した) デジタル・デシメーション・フィルターのブロック図です。
仕様
デジタル・デシメーション・フィルターの設計に使った仕様を表 1 に示します。