Nios® II ハードウェア・デベロップメントのデザイン例

author-image

投稿者:

Nios® II ハードウェア開発チュートリアルでは、Nios® II プロセッサー向けのシステム開発フローを紹介します。このチュートリアルに添付されたデザイン例は、図 1 に示されているように、基本的なスターティング・ブロックとして機能します。インテル® Quartus® Prime または Quartus II ソフトウェアおよび Nios II エンベデッド・デザイン・スイート (EDS) を使用して、Nios IIハードウェア・システム・デザインの構築、ならびにNios II システムで動作し、Intel® FPGA 開発ボード上のコンポーネントとインターフェイスするソフトウェア・プログラムの作成をすることができます。

ハードウェアのデザイン仕様

  • JTAG デバッグモジュールによる Nios II/s コア
  • JTAG-UART
  • タイマー
  • LED パラレル I/O (PIO)
  • システム ID ペリフェラル
  • オンチップRAM

図 1.

このデザイン例を使用

この例を実行するには、niosII_hw_dev_tutorial.zip をダウンロードして、ハードドライブに解凍します。次に、以下のアプリケーション・ノートで、これらの手順に従ってください:

このデザインの使用には、インテル® デザイン例ライセンス契約の条件が適用されます。

関連リンク

Nios II プロセッサー・ハードウェアの詳細については、以下を参照してください: