Nios® II ハードウェア開発チュートリアルでは、Nios® II プロセッサー向けのシステム開発フローを紹介します。このチュートリアルに添付されたデザイン例は、図 1 に示されているように、基本的なスターティング・ブロックとして機能します。インテル® Quartus® Prime または Quartus II ソフトウェアおよび Nios II エンベデッド・デザイン・スイート (EDS) を使用して、Nios IIハードウェア・システム・デザインの構築、ならびにNios II システムで動作し、Intel® FPGA 開発ボード上のコンポーネントとインターフェイスするソフトウェア・プログラムの作成をすることができます。
ハードウェアのデザイン仕様
- JTAG デバッグモジュールによる Nios II/s コア
- JTAG-UART
- タイマー
- LED パラレル I/O (PIO)
- システム ID ペリフェラル
- オンチップRAM
このデザイン例を使用
この例を実行するには、niosII_hw_dev_tutorial.zip をダウンロードして、ハードドライブに解凍します。次に、以下のアプリケーション・ノートで、これらの手順に従ってください:
- Nios II クラシック: Nios II ハードウェア・デベロップメント・チュートリアル
- Nios II Gen2: Nios II Gen 2 ハードウェア・デベロップメント・チュートリアル
このデザインの使用には、インテル® デザイン例ライセンス契約の条件が適用されます。