記事 ID: 000099248 コンテンツタイプ: トラブルシューティング 最終改訂日: 2025/06/12

FEC を使用する F タイル・トランシーバー・ベースのデザインのシミュレーションに必要なシミュレーション時間を短縮するにはどうすればよいですか?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Quartus® Prime 開発ソフトウェア・プロ・エディション・バージョン 24.2 の問題により、FEC を使用する F タイル・トランシーバー・ベースのデザインの高速シミュレーションに必要な C モデルはデフォルトで有効になっていません。

解決方法

この問題を回避するには、使用しているシミュレーターに応じて、次の手順を実行します。

  • ティッカー
  1. シミュレーション・セットアップ・スクリプトを開きます (vcs_setup.sh) シノプシス VCSシミュレーション・ディレクトリー
  2. USER_DEFINED_SIM_OPTIONS に次のオプションを追加します。

USER_DEFINED_SIM_OPTIONS ="-sv_lib $QUARTUS_INSTALL_DIR/eda/sim_lib/libdb_gdr_fec"

  1. USER_DEFINED_ELAB_OPTIONS に次のオプションを追加します。

USER_DEFINED_ELAB_OPTIONS="+定義+gdrb_GDR_FEC_FASTSIM"

  • エクセリウム
  1. Xcelium シミュレーション・ディレクトリーにあるシミュレーション・セットアップ・スクリプト (xcelium_setup.sh) を開きます。
  2. USER_DEFINED_SIM_OPTIONSに次のオプションを追加します

USER_DEFINED_SIM_OPTIONS ="-sv_lib $QUARTUS_INSTALL_DIR/eda/sim_lib/libdb_gdr_fec"

  1. USER_DEFINED_COMPILE_OPTIONS に次のオプションを追加します。

USER_DEFINED_COMPILE_OPTIONS="+定義+gdrb_GDR_FEC_FASTSIM"

  • クエスタシム
  1. Mentor シミュレーション・ディレクトリーにあるシミュレーション・セットアップ・スクリプト (msim_setup.tcl) を開きます。
  2. USER_DEFINED_ELAB_OPTIONSに次のオプションを追加します

USER_DEFINED_ELAB_OPTIONS ="-sv_lib $QUARTUS_INSTALL_DIR/eda/sim_lib/libdb_gdr_fec"

  1. USER_DEFINED_COMPILE_OPTIONSに次のオプションを追加します

USER_DEFINED_COMPILE_OPTIONS="+定義+gdrb_GDR_FEC_FASTSIM"

  • リビエラ

Rivieraシミュレータは現在サポートされていません。

この問題は、Quartus® Prime 開発ソフトウェア・プロ・エディションのバージョン 24.3 で修正されています。

関連製品

本記事の適用対象: 1 製品

インテル® Agilex™ FPGA & SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。