記事 ID: 000099169 コンテンツタイプ: トラブルシューティング 最終改訂日: 2025/10/06

O-RAN FPGA IP でブロック浮動小数点 (BFP) 圧縮を使用すると、avst_source_u_data データ・インターフェイスがオーバーフローするのはなぜですか?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
    インターフェイス
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

O-RAN FPGA IP の問題により、生の IQ サンプル (iSample および qSample) データ指数は、ブロック浮動小数点 (BFP) 圧縮で最大 7 の累乗しかサポートしません。

指数が大きい場合、 avst_source_u_data インターフェイスはオーバーフローします。

解決方法

この問題を回避するには、ユーザーは生のIQサンプルデータをスケーリングして、指数を7以内に保つ必要があります。

この問題は、今後の O-RAN FPGA IP リリースで修正される予定です。

関連製品

本記事の適用対象: 2 製品

インテル® Stratix® 10 FPGA & SoC FPGA
インテル® Arria® 10 FPGA & SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。