記事 ID: 000098873 コンテンツタイプ: エラッタ 最終改訂日: 2024/05/27

Nios® V プロセッサーを FPGA 向けに Stratix® 10 E タイルを使用するハードウェアで eCPRI FPGA IP を実行できず、インターワーキング機能 (IWF) がオンになるのはなぜですか?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

デザイン例の eCPRI FPGA IP バージョン 3.0.2 の問題により、ダイナミック・リコンフィグレーション・プロセスを 25G から 10G に変更した後、10G トランザクションでエラーが表示される場合があります。

解決方法

この問題は、Quartus® Prime 開発ソフトウェア・プロ・エディションの今後のリリースで修正される予定です。

関連製品

本記事の適用対象: 3 製品

インテル® Stratix® 10 DX FPGA
インテル® Stratix® 10 MX FPGA
インテル® Stratix® 10 TX FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。