記事 ID: 000098841 コンテンツタイプ: トラブルシューティング 最終改訂日: 2024/05/14

Arria® 10 デバイス向けの LVDS (Low-Voltage Differential Signaling) IBIS モデルでは、どのような問題が発生する可能性がありますか?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション

OS Independent family

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

IBIS シミュレーション中に、差動信号の VOD が Arria® 10 デバイスデータシートで規定されている範囲を超えている場合があります。 表 19 Arria® 10 デバイス用差動 I/O 規格仕様。この問題は、インテルのウェブサイトからダウンロードした Arria® 10 IBIS モデルリビジョン 3.2 以前の LVDS IBIS モデルと同様に、Quartus®® Prime 開発ソフトウェア・プロ・エディション IBIS ライターで生成された低電圧差動信号 (LVDS) IBIS モデルを使用している場合に発生する可能性があります。

解決方法

この問題を回避するには、インテル®のウェブサイトからダウンロードできる Arria® 10 IBIS モデル・リビジョン 3.3 以降を使用していることを確認してください。

関連製品

本記事の適用対象: 1 製品

インテル® Arria® 10 FPGA & SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。