記事 ID: 000098685 コンテンツタイプ: エラッタ 最終改訂日: 2025/06/11

Agilex™ 5 FPGA GTS トランシーバーの RX DFE Tap 1 パラメーターの HSSI RX PMA 設定が値 < 6 に制限されているのはなぜですか?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Quartus® Prime 開発ソフトウェア・プロ・エディション・バージョン 24.1 の問題により、Quartus® Prime 設定ファイル (.qsf) で、またはアサインメント・エディター・ツールを使用して、Agilex™ 5 GTS トランシーバーの RX DFE タップ 1 パラメーターの HSSI RX PMA 設定が値 < 6 に制限される場合があります。

その結果、RX 手動チューニング中に、この DFE Tap 1 イコライザーで使用可能なすべての設定を使用して GTS RX PMA リンクを最適化できない場合があります。

解決方法

この問題を回避するには、ダイレクト レジスタ書き込みを実行して、ユーザー モード中にのみ GTS RX PMA DFE Tap 1 レジスタ値を更新します。GTS RX PMA DFE タップ 1 設定のオフセット・レジスター・アドレス情報は、Agilex™ 5 FPGA GTS トランシーバー PHY ユーザーガイドのレジスター・マップ・セクションの GTS PMA/FEC DIRECT PHY IP レジスター・マップにあります。

DFE TAP 1 パラメーターのサポートされる範囲は 0 から 63 です。

この問題は、Quartus® Prime 開発ソフトウェア・プロ・エディションのバージョン 24.2 で修正されています。

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。