Quartus® Prime 開発ソフトウェア・プロ・エディションのバージョン 24.1 を使用する際のフィッターコンパイル段階で、Agilex™ 5 MIPI D-PHY FPGA IP から生成されたデザイン例でロケーション割り当てが実装されていない場合、以下に示すエラーメッセージが表示されます。
エラー (24312): Quartus® Prime 開発ソフトウェアは、バンク 3B_T 内のピン配置がバイト I/O 標準ルールに違反していることを検出しました。制限に準拠するには、次のユーザーガイドに従ってピン位置の割り当てを再割り当てしてください。
情報 (24313): MIPI デザインについては、Agilex™ 5 FPGA MIPI D-PHY IP ユーザーガイドに記載されている「同じバイト位置からの残りの I/O ピンの使用」を確認してください。
この問題を回避するには、デザイン例の Agilex™ 5 MIPI D-PHY FPGA IP ピンの少なくとも 1 つにロケーションを割り当てます。