Quartus® Prime 開発ソフトウェア・プロ・エディション・バージョン 23.4 の問題により、Agilex™ 5 FPGAをターゲットとしているときに、弱いプルアップ IO 標準割り当てで 3V Low-voltage CMOS (LVCMOS) を適用すると、この内部エラーが発生する可能性があります。
この問題を回避するには、弱プルアップ割り当てを削除するか、同じ IO バンク内のすべてのピンに弱プルアップ割り当てを適用します。
この問題は、Quartus® Prime 開発ソフトウェア・プロ・エディションの今後のリリースで修正される予定です。