記事 ID: 000098318 コンテンツタイプ: エラーメッセージ 最終改訂日: 2025/06/10

内部エラー: サブシステム: U2B2_CORE、ファイル: /quartus/h/u2b2_common_sys.h、行: 34

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Quartus® Prime 開発ソフトウェア・プロ・エディション・バージョン 23.4 の問題により、Agilex™ 5 FPGAをターゲットとしているときに、弱いプルアップ IO 標準割り当てで 3V Low-voltage CMOS (LVCMOS) を適用すると、この内部エラーが発生する可能性があります。

解決方法

この問題を回避するには、弱プルアップ割り当てを削除するか、同じ IO バンク内のすべてのピンに弱プルアップ割り当てを適用します。

この問題は、Quartus® Prime 開発ソフトウェア・プロ・エディションの今後のリリースで修正される予定です。

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。