記事 ID: 000098302 コンテンツタイプ: エラッタ 最終改訂日: 2024/03/18

10/100/1000 Mb イーサネット MAC と 1000BASE-X/SGMII PCS コアバリエーションを備えたトリプル・スピード・イーサネット・インテル® FPGA IPを使用すると、ping が連続せず、パケットが見落とされるのはなぜですか。

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

インテル® Quartus® Prime Pro Edition ソフトウェア・バージョン 22.2 の問題により、10/100/1000Mb イーサネット MAC と 1000BASE-X/SGMII PCS コアバリエーションでトリプル・スピード・イーサネット・インテル® FPGA IPを使用すると、ping が連続せず、パケットが失われることがあります。

この問題の原因は、1000BASE-X トランシーバーがプリアンブルの最初のバイトを切り捨て、条項 36 の「EVEN」アライメントのために IDLE バイトに置き換えることです。

解決方法

この問題は、インテル® Quartus® Prime Pro Edition ソフトウェアのバージョン 23.1 で修正されています。

関連製品

本記事の適用対象: 17 製品

インテル® Cyclone® 10 GX FPGA
Arria® V FPGA & SoC FPGA
インテル® Arria® 10 FPGA & SoC FPGA
Cyclone® V GT FPGA
Cyclone® V GX FPGA
Cyclone® V SE SoC FPGA
Cyclone® V ST SoC FPGA
Cyclone® V SX SoC FPGA
インテル® Stratix® 10 DX FPGA
インテル® Stratix® 10 GX FPGA
インテル® Stratix® 10 MX FPGA
インテル® Stratix® 10 NX FPGA
インテル® Stratix® 10 SX SoC FPGA
インテル® Stratix® 10 TX FPGA
Stratix® V GS FPGA
Stratix® V GT FPGA
Stratix® V GX FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。