記事 ID: 000097509 コンテンツタイプ: トラブルシューティング 最終改訂日: 2025/10/06

既存の PCI Express* ドライバーが、Agilex™ 7 R タイル Compute Express Link* (CXL*) 1.1/2.0 FPGA IP の CXL.io パス経由で CSR にアクセスできないのはなぜですか?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション

CentOS 8.5

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Quartus® Prime 開発ソフトウェア・プロ・エディション・バージョン 23.3 以前の問題により、Agilex™ 7 R タイル Compute Express Link* (CXL*) 1.1/2.0 FPGA IP のデバイス ID (0x0ddb) とベンダー ID (0x8086) のデフォルト設定が既存の PCIe ドライバーと一致しません (PCIe と CXL.io はソフトウェアの観点からは同じです)、 ドライバーの読み込みと CSR アクセスの失敗を引き起こします。

解決方法

この問題を回避するには、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディションのバージョン 23.1 以降、Agilex™ 7 R タイル Compute Express Link* (CXL*) 1.1/2.0 FPGA IP のデバイス ID (0x0ddb) およびベンダー ID (0x8086) の設定を変更する既存の PCI Express * ドライバー調整して、デバイス ID (0x0ddb) とベンダー ID (0x8086) を Agilex™ 7 R タイル Compute Express Link (CXL*) 1.1/2.0 FPGA IP のデフォルト設定に一致させます。

関連製品

本記事の適用対象: 1 製品

インテル® Agilex™ 7 FPGA & SoC FPGA I シリーズ

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。