記事 ID: 000096049 コンテンツタイプ: トラブルシューティング 最終改訂日: 2024/05/06

エラー (21843): ルール: gdrb_gdr_barak_quad::bk_en_rxdat_profile_ln0_rule @ gdr.z1577b.u_barak_quad

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    このエラーは、F タイル PMA/FEC ダイレクト PHY FPGA IP が PMA タイプ = FHT および FHT RX データ・プロファイルを有効化 = 無効に設定されている場合に発生します。完全なエラー署名は次のとおりです。

    エラー (21843): ルール: gdrb_gdr_barak_quad::bk_en_rxdat_profile_ln0_rule @ gdr.z1577b.u_barak_quad
    エラー(21843): (gdr.z1577b.u_barak_quad.sup_mode -> fht_pma26g_4l_u0|directphy_f_0|dphy_hip_inst|persystem[0].perxcvr[3].fht.x_bb_f_bk.sup_mode) != SUP_MODE_USER_MODE ||gdr.z1577b.u_barak_quad.powerdown_mode == TRUE ||(gdr.z1577b.u_barak_quad.bk0_an_mode -> fht_pma26g_4l_u0|directphy_f_0|dphy_hip_inst|persystem[0].perxcvr[3].fht.x_bb_f_bk.an_mode) == BK0_AN_MODE_EN ||gdr.z1577b.u_barak_quad.bk0_rx_line_rate < 24000000000 ||(gdr.z1577b.u_barak_quad.bk_en_rxdat_profile_ln0 -> fht_pma26g_4l_u0|directphy_f_0|dphy_hip_inst|persystem[0].perxcvr[3].fht.x_bb_f_bk.bk_en_rxdat_profile) == BK0_RXDAT_PROF_EN

    解決方法

    この問題を解決するには、PMA タイプ = FHT の場合、F タイル PMA/FEC ダイレクト PHY FPGA IP で FHT RX データ・プロファイルを有効にする = 有効に設定します。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Agilex™ FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。