記事 ID: 000095943 コンテンツタイプ: トラブルシューティング 最終改訂日: 2024/04/16

フロー制御を有効にした 200GE または 400GE F タイル・イーサネット・FPGA・ハード IP デザイン例が、コンパイルのインテル® Quartus® Prime 開発ソフトウェア・プロ・サポート ロジック生成ステージで失敗するのはなぜですか?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Quartus® Prime 開発ソフトウェア・プロ・エディション・バージョン 23.2 の問題により、リンクパートナーが PAUSE を送信したときに TX トラフィックを停止する パラメーターが はい に設定されている場合、コンパイルのサポートロジック生成フェーズで 200GE または 400GE F タイル・イーサネット・FPGA・ハード IP デザイン例は失敗します。

解決方法

この問題を回避するには、次の手順に従います。

  1. <design_example_name>/hardware_test_design/common/ ディレクトリーにある eth_f_hw_ip_top.sv ファイルを探して開きます。
  2. dut インスタンスに含まれる i_tx_pfc ポートと o_rx_pfc ポートを削除します。
  3. 変更した eth_f_hw_ip_top.sv ファイルを保存します。
  4. デザイン例の再コンパイル

この問題は、Quartus® Prime 開発ソフトウェア・プロ・エディションのバージョン 23.3 で修正済みです。

関連製品

本記事の適用対象: 1 製品

インテル® Agilex™ FPGA & SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。