記事 ID: 000095846 コンテンツタイプ: 互換性 最終改訂日: 2023/08/01

インテル® Quartus® Prime ソフトウェアの異なるバージョンでコンパイルすると、CORDIC インテル® FPGA IP で異なるレイテンシー数値が報告されるのはなぜですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • CORDIC インテル® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® Prime Pro Edition ソフトウェア・バージョン 23.1 以降での改善により、CORDIC インテル® FPGA IPインテル® FPGA IPの同じ構成で異なるレイテンシー数を報告する場合があります。

    解決方法

    この問題を回避するには、[パフォーマンス] タブの [結合された目標] オプションを使用し、以前のバージョンの IP との互換性を得るために必要な周波数とレイテンシーを入力します。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Agilex™ FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。