記事 ID: 000094957 コンテンツタイプ: 製品情報 & ドキュメント 最終改訂日: 2024/04/17

F タイル SDI II FPGA IP デザイン例ユーザーガイド – サブチャプター 2.2 の情報が正しくありません。ハードウェア要件とソフトウェア要件

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    F タイル SDI II FPGA IP デザイン例ユーザーガイドのバージョン 2022.12.22 の誤りにより、サブチャプター 2.2 に記載されているインテル® Quartus® Prime 開発ソフトウェアのバージョン。ハードウェア要件とソフトウェア要件が正しくありません。

    解決方法

    正しい文は「Quartus® Prime Pro Edition ソフトウェア」です。

    この更新情報は、F タイル SDI II FPGA IP デザイン例ユーザーガイドの今後のリリースに追加される予定です。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Agilex™ FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。