記事 ID: 000094700 コンテンツタイプ: トラブルシューティング 最終改訂日: 2023/05/09

シミュレーション・ファイルの H2F インターフェイス・データ幅が、インテル Agilex 7 デバイス向けプラットフォーム・デザイナーの HPS IP で設定されたデータ幅と®一致しないのはなぜですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション バージョン 23.1 以前の問題により、プラットフォーム・デザイナーの インテル Agilex 7 デバイスの® HPS IP で H2F データ幅を 128 ビットに設定してシステムを生成すると、生成されたシミュレーション・ファイルで S2F_DATA_WIDTH が間違った値 (0) に設定されています。

    解決方法

    この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション バージョン 23.2 で修正されました。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Agilex™ FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。